Renesas Electronics Corporation은 저전력 FPGA, DDR 메모리 및 우주 비행 페이로드 애플리케이션을위한 기타 디지털 부하를위한 동기식 벅 및 저 드롭 아웃 (LDO) 레귤레이터 인 ISL70005SEH 를 발표했습니다. ISL70005SEH는 단일 모 놀리 식 IC에 동기 벅 및 LDO를 통합하여 크기, 무게 및 전력 (SWaP)을 줄이는 POL (Point-of-Load) 전력 솔루션입니다. 이 장치를 사용하면 위성 제조업체가 중간 지구 궤도 (MEO) 및 정지 지구 궤도 (GEO) 장기 위성 임무를위한 BOM (재료 명세서) 및 전력 공급 공간 을 줄일 수 있습니다.
이 새로운 듀얼 출력 POL 레귤레이터 는 동기 벅 레귤레이터와 75mV의 낮은 드롭 아웃 LDO 레귤레이터를 사용하여 95 %의 고효율을 제공합니다. 이 레귤레이터는 3.3V 또는 5V 전원 버스가있는 장치에 대해 더 나은 열 관리 기능 을 제공하며 벅 레귤레이터에 대해 3A 연속 출력 부하 전류를 지원하고 LDO에 대해 ± 1A를 지원합니다. 벅 레귤레이터는 전압 모드 제어 아키텍처를 사용하고 100kHz ~ 1MHz의 저항 조정 가능 주파수에서 스위칭하므로 필터 크기를 줄일 수 있습니다.
ISL70005SEH의 특징
- 3V ~ 5.5V의 동기식 벅 Vin 범위
- 600mV + VDO ~ Vcc-1.5V의 LDO Vin 범위
- 1 % 기준 전압 정확도
- 별도의 VIN, 활성화, 소프트 스타트 및 전원 양호 표시기
- 150µF로 안정된 LDO; 경쟁 솔루션보다 3 배 더 적은 출력 커패시턴스
- -55 ° C ~ + 150 ° C의 전체 군사 온도 범위
- 단일 이벤트 래치 업 (SEL) 및 단일 이벤트 번 아웃 (SEB) 없음
- 단일 이벤트 과도 전류 (SET)는 8.5 ~ 86MeV * cm2 / mg의 LET 범위에서 특성화되었습니다.
- 유연한 LDO는 전류를 소싱 및 싱크하고 775mV의 낮은 입력 전압을 수용하여 불필요한 전력 손실을 줄일 수 있습니다.
- 고 선량률 (HDR)에서 100krad (Si)로 테스트되었으며 저 선량률 (LDR)에서 최대 75krad (Si)까지 ELDRS에 대해 테스트되었습니다.
설계자는 단순한 설계 구성을 갖기 때문에 공간 등급 ISL70005SEH를 이중 출력 조정기, DDR 메모리 전력 솔루션 또는 RF 애플리케이션 용 고효율 저잡음 조정기로 사용할 수 있습니다. 자세한 내용은 Renesas Electronics Corporation의 공식 웹 사이트를 방문하십시오.