슈미트 트리거 게이트 는 산술 및 논리 연산을 위해 설계된 디지털 논리 게이트입니다. 입력 전압 레벨에 따라 출력을 제공합니다. 슈미트 트리거는 THERSHOLD 전압 레벨을 가지며 게이트에 적용된 INPUT 신호의 전압 레벨이 로직 게이트의 THRESHOLD보다 높으면 OUTPUT은 HIGH가됩니다. INPUT 신호 레벨이 THRESHOLD보다 낮 으면 게이트의 OUTPUT은 LOW가됩니다.
선택된 칩에서 Schmitt Trigger 게이트 뒤에 NOT 게이트가 나오므로 Schmitt Trigger OUTPUT과 반대되는 로직 OUTPUT을 얻습니다. 따라서 INPUT 신호 전압 레벨이 게이트의 THRESHOLD 레벨을 교차 할 때 INVERTED Schmitt Trigger의 OUTPUT은 LOW가되고, 다른 모든 경우 OUTPUT은 HIGH가됩니다.
여기 에서는 데모 를 위해 74LS14 IC 를 사용할 것입니다.이 칩에는 6 개의 Schmitt Trigger 게이트가 있습니다. 이 SIX 게이트는 아래 그림과 같이 내부적으로 연결됩니다.
이러한 게이트에는 작동 전압 및 입력 논리 주파수에 대한 제한이 있습니다. 이러한 한계를 고려하지 않으면 칩이 영구적으로 손상 될 수 있으므로 논리 게이트를 선택할 때주의해야합니다.
구성품
전원 공급 장치 (5v)
1K, 220Ω 저항
74LS14 육각 슈미트 트리거 게이트 IC
LED 1 개, 버튼
100nF 커패시터
와이어 및 브레드 보드 연결
회로도 및 설명
Inverted Schmitt Trigger gate 의 진리표 는 아래 그림과 같습니다.
회로도에서 Inverted Schmitt Trigger 게이트 에는 하나의 입력에 대해 하나의 출력이 있습니다. 진리표에서와 같이 입력이 낮을 때 NOT 게이트의 출력이 높아집니다. NOT 게이트의 출력은 입력이 높을 때 낮아야합니다.
따라서 NOT 게이트는 입력 신호 전압 레벨이 슈미트 트리거 게이트의 THREHOLD 전압을 교차해야하는 경우를 제외하고 입력의 반전 논리 인 출력을 제공합니다. NOT 게이트 다음에 슈미트 트리거가 없으면 INPUT이 표시되지 않으므로 OUTPUT은 항상 HIGH입니다.
이 회로에서 우리는 게이트의 두 입력을 1KΩ 저항을 통해 접지로 끌어 내릴 것입니다. 그런 다음 입력은 버튼을 통해 전원에 연결됩니다.
따라서 버튼을 누르면 게이트의 해당 핀이 높아집니다. 따라서이 버튼으로 Inverted Schmitt Trigger gate의 진리표를 실현할 수 있습니다. 버튼을 누르면 입력이 높아지고 출력이 낮아 지므로 LED가 꺼져 야합니다. 버튼에서 손을 떼면 입력이 LOW가되며 OUTPUT이 HIGH가되므로 LED가 켜집니다.
이러한 풀다운 저항은 선택한 CHIP가 포지티브 에지 트리거링이므로 필요합니다. 저항을 무시하면 회로가 예상치 못한 결과를 생성 할 수 있습니다.
여기서 커패시터는 버튼의 바운싱 효과를 중화하기위한 것입니다. 여기에 커패시터가 필수는 아니지만 그들을 넣으면 게이트 작동이 원활해질 수 있습니다. Schmitt Trigger gate의 주요 목적은 버튼의 바운싱 효과를 무효화하는 것입니다.